計(jì)算機(jī)硬件主要有哪些
發(fā)布時(shí)間:2025-12-01 | 來(lái)源:互聯(lián)網(wǎng)轉(zhuǎn)載和整理
計(jì)算機(jī)硬件由運(yùn)算器、控制器、存儲(chǔ)器、輸入設(shè)備和輸出設(shè)備五部分組成。計(jì)算機(jī)硬件是構(gòu)成機(jī)器的電子、光電、電磁、機(jī)械等物理設(shè)備,是構(gòu)成計(jì)算機(jī)系統(tǒng)各功能部件的***,是計(jì)算機(jī)完成各項(xiàng)工作的物質(zhì)基礎(chǔ)。運(yùn)算器運(yùn)算器:arithmeticunit,計(jì)算機(jī)中執(zhí)行各種算術(shù)和邏輯運(yùn)算操作的部件。運(yùn)算器的基本操作包括加、減、乘、除四則運(yùn)算,與、或、非、異或等邏輯操作,以及移位、比較和傳送等操作,亦稱(chēng)算術(shù)邏輯部件(ALU)。運(yùn)算器由算術(shù)邏輯單元(ALU)、累加器、狀態(tài)寄存器、通用寄存器組等組成。算術(shù)邏輯運(yùn)算單元(ALU)的基本功能為加、減、乘、除四則運(yùn)算,與、或、非、異或等邏輯操作,以及移位、求補(bǔ)等操作。計(jì)算機(jī)運(yùn)行時(shí),運(yùn)算器的操作和操作種類(lèi)由控制器決定。運(yùn)算器處理的數(shù)據(jù)來(lái)自存儲(chǔ)器;處理后的結(jié)果數(shù)據(jù)通常送回存儲(chǔ)器,或暫時(shí)寄存在運(yùn)算器中。與ControlUnit共同組成了CPU的核心部分??刂破骺刂破鳎ㄓ⑽拿Q(chēng):controller)是指按照預(yù)定順序改變主電路或控制電路的接線(xiàn)和改變電路中電阻值來(lái)控制電動(dòng)機(jī)的啟動(dòng)、調(diào)速、制動(dòng)和反向的主令裝置。由程序計(jì)數(shù)器、指令寄存器、指令譯碼器、時(shí)序產(chǎn)生器和操作控制器組成,它是發(fā)布命令的“決策機(jī)構(gòu)”,即完成協(xié)調(diào)和指揮整個(gè)計(jì)算機(jī)系統(tǒng)的操作。存儲(chǔ)器存儲(chǔ)器單元實(shí)際上是時(shí)序邏輯電路的一種。按存儲(chǔ)器的使用類(lèi)型可分為只讀存儲(chǔ)器(ROM)和隨機(jī)存取存儲(chǔ)器(RAM),兩者的功能有較大的區(qū)別,因此在描述上也有所不同。存儲(chǔ)器是許多存儲(chǔ)單元的***,按單元號(hào)順序排列。每個(gè)單元由若干二進(jìn)制位構(gòu)成,以表示存儲(chǔ)單元中存放的數(shù)值,這種結(jié)構(gòu)和數(shù)組的結(jié)構(gòu)非常相似,故在VHDL語(yǔ)言中,通常由數(shù)組描述存儲(chǔ)器。輸入設(shè)備輸入設(shè)備:向計(jì)算機(jī)輸入數(shù)據(jù)和信息的設(shè)備。是計(jì)算機(jī)與用戶(hù)或其他設(shè)備通信的橋梁。輸入設(shè)備是用戶(hù)和計(jì)算機(jī)系統(tǒng)之間進(jìn)行信息交換的主要裝置之一。鍵盤(pán)鼠標(biāo),攝像頭,掃描儀,光筆,手寫(xiě)輸入板,游戲桿,語(yǔ)音輸入裝置等都屬于輸入設(shè)備。輸入設(shè)備(InputDevice)是人或外部與計(jì)算機(jī)進(jìn)行交互的一種裝置,用于把原始數(shù)據(jù)和處理這些數(shù)的程序輸入到計(jì)算機(jī)中。計(jì)算機(jī)能夠接收各種各樣的數(shù)據(jù),既可以是數(shù)值型的數(shù)據(jù),也可以是各種非數(shù)值型的數(shù)據(jù),如圖形、圖像、聲音等都可以通過(guò)不同類(lèi)型的輸入設(shè)備輸入到計(jì)算機(jī)中,進(jìn)行存儲(chǔ)、處理和輸出。